サウスブリッジ
出典: フリー百科事典『ウィキペディア(Wikipedia)』
ファイル:Schipset Sul South Bridge.jpg
サウスブリッジの一例
サウスブリッジ (Southbridge) は、PCなどに用いられるICの1つであり、CPUの周辺回路であるチップセットが2チップ構成になっている場合に、CPUに近い側が「ノースブリッジ」と呼ばれ、CPUから遠くノースブリッジを介して接続されるICが「サウスブリッジ」と呼ばれる[1] 。通常はマザーボード上にはんだ付けされている。サウスブリッジには、ノースブリッジとの接続に加えて、PCIe、USB、SATA、eSATA、イーサネット(上位層)、アナログオーディオなどの入出力ポートや、BIOSインタフェース、リアルタイムクロックが備わっている。
CPUの集積度向上やノースブリッジの役割の変化[2]に応じてサウスブリッジが必要とされない場合がある。
ノースブリッジへの接続は、初期には汎用のI/OバスであるPCIバスで行われる事もあったが、米インテル社のハブ・インタフェースやQPI、DMIや、米AMD社のHyperTransport、A-Link Express (=PCIe)、米VIA社のV-Linkなど、ノースブリッジ接続用の高速バスを排他的に用いて高速化が図られている。
2000年頃からは最新のチップセットでは、古くから用いられたインタフェースである、キーボードやマウス用のPS/2接続や、フロッピーディスク、RS-232Cシリアル入出力ポート、プリンタなどのIEEE 1284パラレルポート、ISAバスといったものがサポートされなくなりはじめ、これに対応して、サウスブリッジにLPCバスで接続する「スーパーI/O」チップと呼ばれるICが作られるようになった[3][4]。
脚注
- ↑ 米インテル社では、サウスブリッジを"I/O Controller Hub, ICH"と呼んできた。
- ↑ ノースブリッジの役割の変化とは、これまではノースブリッジがDRAMなどの主メモリとのインタフェース機能を担ってきたが、CPUの高クロック化やマルチコア / メニーコア化による演算処理速度の向上に対して主メモリのアクセスディレイが顕在化したため、メモリー転送速度の向上を図ってCPU側にメモリー・インターフェースを備えるようになっている事を指す。また、従来はCPUやチップセットの外部回路として実現されていたビデオグラフィックス機能がノースブリッジに内蔵される事もある。メモリインタフェース機能もビデオグラフィックス機能も持たないノースブリッジは、これまでサウスブリッジが担ってきたI/Oインタフェース機能を担当することでサウスブリッジを不要とするものが現れている。このようなものはもはやノースやサウスと呼ばれず、個別の製品番号で呼ばれるか単にチップセットと呼ばれることが多い。
- ↑ IEEE 1394も比較的省かれることの多いインタフェースになっている。
- ↑ 初期を除けば、チップセットはCPUの製造メーカーが設計・販売することが一般的である。